作者 主题:FPGA,PLL和柜台? (Read 1375 times)

0会员和1位客人正在查看此主题。

离线 sci4me

  • 常规贡献者
  • *
  • 帖子:138
  • 国家: 我们
    • sci4me.com.
FPGA,PLL和柜台?
« on: 2013年7月27日,03:13:10»
嗨,大家好!所以,我刚刚获得了第二个FPGA程序(一个8位二进制计数器)工作,现在我希望它可以自动化,所以我不必按一个按钮来使其计数。现在,由于时钟是50 MHz,我不'真的想用我赢了'能够看到个人数字。所以,我添加了一个pll。我将其分开25.我把它放在我的时钟输入和柜台之间,嗯..它不起作用。所有的LED'开启......不确定为什么......这是框图的图片:

我键入这个项目的唯一代码是计数器。我已经确认它有效,所以它必须是时钟或PLL。时钟引脚设置为R8,R8是FPGA的时钟输入。我也证实了LED'工作,所以PLL是唯一剩下的东西。我在用户手册中归档了指南以创建它,但我将除数更改为25以获得2Hz。所以...... idk还有什么可能是错误的。有任何想法吗?

编辑:opps,错误的照片......好吧,电线进入PLL :P

Edit2:只是为了好玩,我用DFF做了一个分频's。拿了24个。 32 le.'s :D
« 上次编辑:2013年7月27日,04:05:29 AM通过SCI4ME »
 

离线 sci4me

  • 常规贡献者
  • *
  • 帖子:138
  • 国家: 我们
    • sci4me.com.
Re:FPGA,PLL和柜台?
« 回复#1开: 2013年7月27日,06:47:40»
好的,我正在搞乱德国。 2 MHz不是Hz -_-解释了很多。
 


分享我

掘客  Facebook  诽谤  可口的  Technorati.  推特  谷歌  雅虎
SMF.